FREE SHIPPING ON ALL BUSHNELL PRODUCTS

XC2C64A-7VQG100C IC CPLD 64MC 6.7NS 100VQFP

Kuerz Beschreiwung:

Mfr.Part: XC2C64A-7VQG100C

Fabrikant: Xilinx
Package: 100-TQFP
Beschreiwung: IC CPLD 64MC 6.7NS 100VQFP

Informatiounsblat: Kontaktéiert eis w.e.g.


Produit Detailer

Produit Tags

Produit Parameter

Beschreiwung

De CoolRunner-II 64-Macrocell-Apparat ass fir béid High-Performance an Low Power Uwendungen entworf.Dëst léint Energiespueren fir High-End Kommunikatiounsausrüstung an Héichgeschwindegkeet fir Batteriebetrieb Apparater.Wéinst der gerénger Kraaftstand-by an dynamescher Operatioun gëtt d'allgemeng Systemverlässegkeet verbessert.Dësen Apparat besteet aus véier Funktiounsblocken, déi duerch eng Low Power Advanced Interconnect Matrix (AIM) verbonne sinn.Den AIM fiddert 40 richteg a komplementär Input fir all Funktiounsblock.D'Funktiounsblocken besteet aus engem 40 x 56 P-Begrëff PLA a 16 Makrozellen déi vill Konfiguratiounsbits enthalen déi Kombinatiouns- oder registréiert Operatiounsmodi erlaben.Zousätzlech kënnen dës Registere global zréckgesat oder virgesi ginn an als D- oder T-Flip-Flop oder als D-Latch konfiguréiert ginn.Et ginn och Multiple Auer Signaler, souwuel global a lokal Produit Begrëff Zorte, op enger pro macrocell Basis konfiguréiert.Output Pin Konfiguratiounen enthalen Schléifratelimit, Bushalt, Pull-up, Open Drain, a programméierbar Terrainen.E Schmitt Trigger-Input ass verfügbar op enger Per Input Pin Basis.Zousätzlech fir d'Makrocell-Ausgangszoustand ze späicheren, kënnen d'Makrocell-Register als "direkten Input" Registere konfiguréiert ginn fir Signaler direkt vun Inputpins ze späicheren.Clocking ass verfügbar op enger globaler oder Funktiounsblockbasis.Dräi global Aueren si fir all Funktiounsblocken als synchron Auerquell verfügbar.Macrocell Registere kënnen individuell konfiguréiert ginn fir op den Null oder e Staat ze strommen.Eng global Set-/Reset-Kontrolllinn ass och verfügbar fir ausgewielte Registere während der Operatioun asynchron ze setzen oder zréckzesetzen.Zousätzlech lokal Auer, Synchron-Auer-aktivéiert, asynchrone Set / Reset, an Ausgangsaktivéierungssignaler kënne geformt ginn mat Produktbegrëffer op enger Per-Makrocell oder Per-Funktioun Block Basis.Eng DualEDGE Flip-Flop Feature ass och verfügbar op enger Makrocell Basis.Dës Fonktioun erlaabt héich performant Synchron-Operatioun baséiert op niddereg Frequenz clocking ze hëllefen den Total Muecht Konsum vun der Apparat reduzéieren.De CoolRunner-II 64-Macrocell CPLD ass I/O kompatibel mat Standard LVTTL an LVCMOS18, LVCMOS25, an LVCMOS33.Dësen Apparat ass och 1.5VI / O kompatibel mat der Notzung vu Schmitt-Trigger-Inputen.Eng aner Feature déi d'Spannungsiwwersetzung erliichtert ass I / O Banking.Zwou I/O Banken sinn op dem CoolRunner-II 64A Makrocell-Apparat verfügbar, deen eng einfach Interface op 3.3V, 2.5V, 1.8V an 1.5V Geräter erlaabt.

 

Spezifikatioune:
Attribut Wäert
Kategorie Integréiert Circuits (ICs)
Embedded - CPLDs (Complex Programmable Logic Devices)
Mfr D'Geschicht vun Xilinx Inc.
Serie CoolRunner II
Package Schacht
Deel Status Aktiv
Programméierbar Typ Am System Programméierbar
Verzögerungszeit tpd(1) Max 6,7 ns
Spannungsversuergung - Intern 1,7 V ~ 1,9 V
Zuel vun Logik Elementer / Blocks 4
Zuel vun Macrocells 64
Zuel vun Gates 1500
Zuel vun ech / O 64
Operatioun Temperatur 0°C ~ 70°C (TA)
Montéierung Typ Surface Mount
Package / Fall 100-TQFP
Fournisseur Apparat Package 100-VQFP (14x14)
Basis Produit Zuel XC2C64

 

XC2C64A 1

 

 

XC2C64A 2


  • virdrun:
  • Nächste:

  • Schreift Äre Message hei a schéckt en un eis